Load-to-store:store buffer暫態(tài)窗口時(shí)間泄露的利用
摘要: 為了研究現(xiàn)代處理器微架構(gòu)中的漏洞并制定對(duì)應(yīng)防護(hù),針對(duì)負(fù)責(zé)管理訪存指令執(zhí)行順序的內(nèi)存順序緩沖(MOB)進(jìn)行分析,發(fā)現(xiàn)前向加載會(huì)把存在依賴的store指令的數(shù)據(jù)直接旁路到load指令,推測(cè)加載會(huì)提前執(zhí)行不存在依賴的load指令,在帶來(lái)效率優(yōu)化的同時(shí),也可能導(dǎo)致執(zhí)行出錯(cuò)與相應(yīng)的阻塞。針對(duì)Intel Coffee Lake微架構(gòu)上現(xiàn)有MOB優(yōu)化機(jī)制,分析如何利用內(nèi)存順序緩沖的4種執(zhí)行模... (共14頁(yè))
開通會(huì)員,享受整站包年服務(wù)